全新论坛MCU智学网上线,欢迎访问新论坛!稀缺资源、技术干货、参考设计、原厂资料尽在MCU智学网
更新自动建库工具PCB Footprint Expert 2023.13 Pro / Library Expert 破解版

差分放大器(差动放大器)电路原理

[复制链接]
2093 0

本文包含原理图、PCB、源代码、封装库、中英文PDF等资源

您需要 登录 才可以下载或查看,没有帐号?注册会员

x
差分动放大器原理
   20121119053428356582987.gif
  差分放大器也叫差动放大器是一种将两个输入端电压的差以一固定增益放大的电子放大器,有时简称为“差放”。差分放大器通常被用作功率放大器(简称“功放”)和发射极耦合逻辑电路 (ECL, Emitter Coupled Logic) 的输入级。如果Q1 Q2的特性很相似,则Va,Vb将同样变化。例如,Va变化+1V,Vb也变化+1V,因为输出电压VOUT=Va-Vb=0V,即Va的变化与Vb的变化相互抵消。这就是差动放大器可以作直流信号放大的原因。 若差放的两个输入为 20121119053428403452988.jpg ,则它的输出Vout为:
    20121119053428450322989.jpg
  其中Ad是差模增益 (differential-mode gain),Ac是共模增益 (common-mode gain)。
  因此为了提高信/噪比,应提高差动放大倍数,降低共模放大倍数。二者之比称做共模仰制比(CMRR, common-mode rejection ratio)。共模放大倍数AC可用下式求出:
  Ac=2Rl/2Re
  通常以差模增益和共模增益的比值共模抑制比 (CMRR, common-mode rejection ratio) 衡量差分放大器消除共模信号的能力:
   20121119053428481572990.jpg
   
  由上式可知,当共模增益Ac→0时,CMRR→∞。Re越大,Ac就越低,因此共模抑制比也就越大。因此对于完全对称的差分放大器来说,其Ac = 0,故输出电压可以表示为:
   20121119053428512822991.jpg
  所谓共模放大倍数,就是Va,Vb输入相同信号时的放大倍数。如果共模放大倍数为0,则输入噪声对输出没有影响。
  要减小共模放大倍数,加大RE就行通常使用内阻大的恒流电路来带替RE
   差分放大器是普通的单端输入放大器的一种推广,只要将差放的一个输入端接地,即可得到单端输入的放大器。很多系统在差分放大器的一个输入端输入反馈信号,另一个输入端输入反馈信号,从而实现负反馈。常用于电机或者伺服电机控制,稳压电源,测量仪器以及信号放大。
  单端输出的差动放大电路 (不平衡输出)
    20121119053428559702992.jpg 当Vo被在Q1或Q2的集极C对地取出时,
  称为单端Single ended或不平衡输出Unbalance Output。
  单端较差动输出之幅度小一倍,使用单端输出时,共模讯号不能被抑制,因Vi1与Vi2同时增加,VC1与VC2则减少,而且VC1=VC2,但Vo =VC2,并非于零(产生零点漂移)。
  
  但是加大RE阻值可以增大负回输而抑制输出,并且抑制共模讯号,因Vi1=Vi2时,
  Ii1及Ii2也同时增加,IE亦上升而令VE升高,这对Q1和Q2产生负回输,
  令Q1和Q2之增益减少,即Vo减少。
  
  当差动讯号输入时,Vi1 = -Vi2,IC1增加而IC2减少,总电流IE = IC1 + IC2便不变,
  因此VE也不变,加大RE电阻值之电路会将差动讯号放大,不会对Q1及Q2产生负回输
  及抑制。 使用恒流源的差动放大器 20121119053428606572993.jpg 实际上,RE不能加得太大,因会使静态之IC1和IC2减少,使Q1和Q2得不到适当
  之偏压或需要很高之电源电压。上图Q3及Q4为电流镜像恒流源代替电阻RE,使用恒流源可以得到高阻抗及固定电流,
  B极因R1和R2得到一个固定的偏压。共模输入时,Vi1=Vi2,因IE为不变,IC1和IC2也不能改变,故Vo为零,而共模信号被抑制。差动输入时,Vi1=-Vi2,虽然IE为不变,但IC1和IC2也可改变,因IC1上升而IC2下降,
使用电流镜像作为差动放大器之有源负载: 20121119053428653442994.jpg 主动式负载Active Load (有源负载)作用:


  c)提高差动放大之输出电压。
  d)提高共模抑制比CMRR。
   工作原理:
  设Vi1增加,则Vi2减少(但数量相等,Vi1 = Vi2)
  即差动输入,则IC1升而IC2下降(并且,ΔIC1 = ΔIC2)
  因电流镜像原理,IC4 = IC1
  故此,Io = IC4 IC2 = IC1 IC2 (ΔIo = 2ΔIC1或2ΔIC2)
  
  这说明了输出电流是IC1和IC2的相差,即将输出变为具有双端差动输出性能的单端输出 (故对共模讯号之抑制有改善因双端差动输出才能产生消除共模讯号作用)。
  
  IC2减少使Q2之VCE增加,使Vo上升而IC4增加,使Q4之VCE减少,这也是使Vo增加,
  故此,Vo上升之幅度是使用电阻为负载之单端输出电压大一倍。(录入编辑:电路图网dltdl.com)

举报

回复
*滑块验证:
您需要登录后才可以回帖 登录 | 注册会员

本版积分规则

打开支付宝扫一扫,最高立得1212元红包
搜索

图文热点

更多

社区学堂

更多

客服中心

QQ:187196467 服务时间:周一至周日 8:30-20:30

关注我们

关于我们
关于我们
友情链接
联系我们
帮助中心
网友中心
购买须知
支付方式
服务支持
资源下载
售后服务
定制流程
关注我们
官方微博
官方空间
官方微信
快速回复 返回顶部 返回列表